고성능·저전력 AI 반도체의 Structure를 설계하는 NPU Core Architect는 AI 워크로드에 최적화된 코어 아키텍처를 정의하고, 데이터플로우·메모리 구조·병렬 처리 방식을 정교하게 설계하는 역할을 수행합니다.
최신 AI 모델(CNN, LLM, VLA 등)의 연산 특성을 분석해 이를 효율적인 하드웨어 구조로 구현하며, 성능·전력·면적(PPA) 간 최적화를 이끌어냅니다. 이러한 설계를 바탕으로 아키텍처를 NPU에 구현해 AI 연산 성능 경쟁력을 좌우하는 핵심 역할을 담당합니다.
고성능·저전력 AI 반도체의 Structure를 설계하는 NPU Core Architect는 AI 워크로드에 최적화된 코어 아키텍처를 정의하고, 데이터플로우·메모리 구조·병렬 처리 방식을 정교하게 설계하는 역할을 수행합니다.
최신 AI 모델(CNN, LLM, VLA 등)의 연산 특성을 분석해 이를 효율적인 하드웨어 구조로 구현하며, 성능·전력·면적(PPA) 간 최적화를 이끌어냅니다. 이러한 설계를 바탕으로 아키텍처를 NPU에 구현해 AI 연산 성능 경쟁력을 좌우하는 핵심 역할을 담당합니다.